عنوان فارسی مقاله: |
یک مبدل آنالوگ به دیجیتال SAR 2 بیت بر سیکل و 400 MS/s با DAC مقاومتی |
عنوان انگلیسی مقاله: |
An 8-b 400-MS/s 2-b-Per-Cycle SAR ADC With Resistive DAC |
چکیده
1- مقدمه
2- تحلیل و معماری ADC
الف) دقت دوره SAR
ب) قدرت تشخیص ADC
3- پیاده سازی مداری
الف) مدارهای نمونه برداری با شبکه بوت-استرپ تزویج شده متقاطع
ب) DAC مرجع
ج) دیکودر دیجیتال:
د) کالیبراسیون آفست
4- ملاحظات طراحی اولیه
5- نتایج اندازه گیری
6- نتیجه گیری
کلمات کلیدی :
A single-channel 10-bit 160 MS/s SAR ADC in 65 nm CMOS ...iopscience.iop.org/article/10.1088/1674-4926/35/4/045009by L Yuxiao - 2014 - Cited by 3 - Related articlesA single-channel 10-bit 160 MS/s SAR ADC in 65 nm CMOS ... Chan C H, Chio U F, et al 2012 An 8-b 400-MS/s 2-b-per-cycle SAR ADC with resistive DAC IEEE ...[PDF](SAR) ADC - CMOSedu.comcmosedu.com/jbaker/courses/ece614/s08/lec23_ece614.pdfby P Busa - 2008 - Related articlesApr 28, 2008 - V. DAC. = V. REF. /2. Simplified SAR ADC Architecture ... Next cycle MSB-1 bit is connected to V. REF. ,algorithm ... Resistor DAC for MSBs and.A 0.024mm2 8b 400MS/s SAR ADC with 2b/cycle and resistive DAC in ...https://www.researchgate.net/.../241181377_A_0024mm2_8b_400MSs_SAR_ADC_wit...On Feb 1, 2011 Hegong Wei (and others) published: A 0.024mm2 8b 400MS/s SAR ADC with 2b/cycle and resistive DAC in 65nm CMOS.